São exemplos de aplicações utilizando flip-flops, EXCETO:
Q235084 - FUMARC Técnico Industrial de Eletrônica 2016
No circuito abaixo, todos os flip-flops estão, inicialmente, com suas saídas em nível lógico baixo, e a entrada CLK está ligada a um sinal digital periódico. Com relação a este circuito, todas as alternativas estão corretas, EXCETO:
Q235086 - FUMARC Técnico Industrial de Eletrônica 2016
Com relação à funcionalidade do circuito com um flip-flop tipo JK abaixo, podemos afirmar que:
Q235254 - CESGRANRIO Técnico de Projetos, Construção e Montagem Júnior - Eletrônica 2012
O circuito lógico sequencial mostrado na figura representa um contador binário em anel de dois bits, com Q1 sendo o bit mais significativo, em que a contagem é
Q235490 - CESGRANRIO Técnico de Manutenção Júnior - Eletrônica 2010
Considere o circuito abaixo, no qual as entradas CLR dos FLIP-FLOPS são acionados com nível lógico 1 e a mudança de estados dos FLI-FLOPS ocorrem na transição de descida do clock.
Com base nesses dados, este circuito implementa um
Q235496 - CESGRANRIO Técnico de Manutenção Júnior - Eletrônica 2010
O diagrama de tempos abaixo mostra o clock e a variação da entrada de um FLIP-FLOP tipo T mestre-escravo, acionado na transição de descida do clock.
Em relação à saída Q não invertida do FLIP-FLOP, analise as afirmações a seguir.
I - A saída acompanhará o nível lógico da entrada T.
II - Se Q=0 no instante inicial, então Q=1 entre 2 e 4 segundos.
III - Se Q=0 no instante inicial, então Q=0 acima de 9 segundos.
IV - Se Q=1 no instante inicial, então Q=0 acima de 6 segundos.