A linguagem LADDER foi concebida como uma ferramenta gráfica para programação de Controladores Lógicos Programáveis (CLP):
De acordo com o diagrama em linguagem LADDER apresentado ao lado, considere as seguintes afirmativas:
1. A lâmpada será ligada quando as chaves A e B estiverem desligadas.
2. A lâmpada será ligada quando as chaves A e B estiverem ligadas.
3. A lâmpada será ligada quando a chave A estiver ligada e a chave B estiver desligada.
4. A lâmpada será desligada quando a chave A estiver desligada e a chave B estiver ligada.
Assinale a alternativa correta.
Q234966 - FUNDEP (Gestão de Concursos) Tecnico em Laboratorio 2017
Os controladores lógicos programáveis (CLP) surgiram na década de 1960 na área industrial substituindo sistemas de automação industrial baseados em painéis de relés. Atualmente são dispositivos comuns em controle e automação de processos, com tecnologia baseada em microprocessadores. Do ponto de vista de capacidade, podem ser classificados como micro (até 16 pontos de E/S), de pequeno porte (até 256 pontos de E/S) ou de grande porte (até 4096 pontos de E/S). São formas de apresentação típicas de linguagens de programação de CLP, EXCETO:
Q235004 - FGV Assistente Judiciário-Técnico em Telecomunicações 2013
Um Controlador Lógico Programável (CLP) é utilizado para emitir um comando diante do surgimento de um evento. Esse evento repete-se periodicamente em intervalo de tempo igual a T. O sensor utilizado para informar ao CLP sobre a ocorrência do evento consome um tempo igual a T/2. Considerando que o tempo de duração do evento é desprezível e que o tempo de execução do comando dado pelo CLP é T/4, o tempo máximo que o CLP deve consumir para emitir o comando mencionado é igual a
Considere a descrição do TEXTO 09, para responder à questão a seguir.
TEXTO 09
Sistemas baseados em CLP, quando excitados por sinais de natureza analógica, fazem uso de conversores analógico-digital – ADC. Seja um sistema como este, onde o ADC é de 10 bits e as entradas analógicas EA têm padrão 0 a 10 V.
A primeira entrada analógica, EA1, é excitada através de um sensor de nível capacitivo. Quando a tensão em EA1 for de 6V, qual a palavra digital presente na saída do respectivo ADC?
Considere a descrição do TEXTO 09, para responder à questão a seguir.
TEXTO 09
Sistemas baseados em CLP, quando excitados por sinais de natureza analógica, fazem uso de conversores analógico-digital – ADC. Seja um sistema como este, onde o ADC é de 10 bits e as entradas analógicas EA têm padrão 0 a 10 V.
A sensibilidade do ADC é, aproximadamente,
Q235185 - CESGRANRIO Técnico de Manutenção Júnior - Eletrônica 2014
O Sistema Supervisório é um software destinado a promover a interface homem/máquina, proporcionando a supervisão de um processo através de telas devidamente configuradas para visualização de variáveis, bem como das ações tomadas pelo sistema de automação.
A tela que mostra dinamicamente as mudanças que estão ocorrendo nas variáveis registradas no período de tempo determinado no programa pelos campos de entrada é denominada
Q235188 - CESGRANRIO Técnico de Manutenção Júnior - Eletrônica 2014
Os programas utilizados para sistemas supervisórios geralmente possuem dois tipos de janelas para alarmes: o sumário de alarmes e o histórico de alarmes. A Figura acima mostra uma janela em um sistema supervisório, num determinado momento.
Caso o operador solicite ao programa a janela sumário de alarmes, essa janela apresentará
Q235200 - CESGRANRIO Técnico de Manutenção Júnior - Eletrônica 2014
O diagrama abaixo é um Ladder representando uma linguagem de programação gráfica, que trata da lógica de contatos, e é muito usada na programação de CLP.
Qual é o circuito lógico que representa a função booleana, equivalente ao Diagrama Ladder mostrado acima?
Q235204 - CESGRANRIO Técnico de Manutenção Júnior - Eletrônica 2014
Usando-se um circuito integrado (CI) da família TTL, contendo dois J-K flip-flop, mestre-escravos independentes e CLEAR assíncrono, montou-se um circuito. Para tal, usou-se apenas um desses flip-flop, cujos pinos estão representados no circuito, de acordo com o diagrama de conexão do CI, obtido do fabricante, ambos apresentados a seguir.
Sabe-se que o CLEAR está em “0”, que o flip-flop apresenta saídas Q = “0” e Q = “1”, que a transição ocorre na descida do clock (conforme pode ser visto na mesma Figura) e que a frequência é compatível com as características do CI. (A fonte de alimentação e o terra foram omitidos, propositadamente, para não sobrecarregar o desenho.)
Se “1”, um lógico, representa nível alto, e “0”, zero lógico, representa nível baixo, qual é a frequência do sinal na saída, tomado em Q, com relação à frequência do clock?
Q235216 - CESGRANRIO Técnico de Manutenção Júnior - Eletrônica 2014
Um Controlador Lógico Programável (CLP) funciona como um computador dedicado à operação em ambientes de processos industriais.